您的位置:笔笔发 技术资料 FPGACPLD可编程器件 正文
内容搜索
笔笔发:技术产业信息平台----成就有识之士创业梦想的殿堂
热门内容
推荐内容
Quartus 快速管脚使用方法


1.       Tools=>Assignment Organazer

2.       在“By Node”选项卡中选择“Edit specific entity & node setting for:”,按“浏览 ”按钮;

3.       打开“Node Filter”,在列表框“Filter”中选择“Pins:all”,单击“Start”按钮;

4.       在左边的列表框“Nodes Found:”中选择要加快速驱动的管脚,单击“ ”添加到右边的“Selected Nodes:”列表框中,单击“OK”按钮;

5.       回到“Assignment Organazer”,在列表框“Assignment Categories:”中展开“Options for Individual Nodes Only”,点击“Click here to add a new assignment”;在右边的“Assignment”中的列表框“Name:”中选择“Fast Output Register”,列表框“Setting:”选择“On”,单击“Add”按钮则将该管脚设置为快速输出管脚。

6.       单击“确定”完成设置。

 

Note:在Step 5中的“Name”选项中有多种选项可设置快速输入/输出等类型的快速管脚。

 


 
点这里复制本页地址发送给您QQ/MSN上的好友
相关文章

利用FPGA和CPLD数字逻辑实现ADC
ALTERA FPGA 特殊管脚说明
siliconblue FPGA 低功耗,低成本,小封装
兼职FPGA设计接口设计
西格玛最新SD1单反数码相机采用赛灵思Spart

相关评论


本文章所属分类:首页 技术资料 FPGACPLD可编程器件


反馈意见和建议